Openssl Xilinx Virtex-II Pro FPGA... CVE-2010-0928 CNNVD-201003-085

4.0 AV AC AU C I A
发布: 2010-03-05
修订: 2023-11-07

Xilinx Virtex-II Pro FPGA的Gaisler Research LEON3 SoC的OpenSSL 0.9.8i使用了Fixed Width Expoentiation (FEW)算法进行某些签名计算,在把签名提供给调用者前并不进行验证,物理近似攻击者可通过修改微处理器的供电电压,很轻易地确定私钥。

0%
暂无可用Exp或PoC
当前有3条受影响产品信息